Top > Search of Japanese Patents > CIRCUIT INPUT AND CIRCUIT STATE EVALUATION METHOD AND EVALUATION DEVICE

CIRCUIT INPUT AND CIRCUIT STATE EVALUATION METHOD AND EVALUATION DEVICE commons meetings

Patent code P110005545
File No. 2008-0037
Posted date Aug 18, 2011
Application number P2008-317927
Publication number P2010-140385A
Patent number P5171595
Date of filing Dec 15, 2008
Date of publication of application Jun 24, 2010
Date of registration Jan 11, 2013
Inventor
  • (In Japanese)三浦 幸也
Applicant
  • (In Japanese)公立大学法人首都大学東京
Title CIRCUIT INPUT AND CIRCUIT STATE EVALUATION METHOD AND EVALUATION DEVICE commons meetings
Abstract PROBLEM TO BE SOLVED: To provide a circuit input and circuit state evaluation method and evaluation device, allowing quantitative and detailed evaluation of relation between circuit input and a circuit state.
SOLUTION: The circuit input and circuit state evaluation method includes: an input step (S01) of applying an input voltage to an input terminal 10 of a transistor circuit 2; a calculation step (S02) of calculating an operation state of each MOS (Metal Oxide Semiconductor) transistor M11, M12, M21, M22 based on an output voltage (an output signal) from each MOS transistor M11, M12, M21, M22; a display step (S03) of continuously displaying the operation states calculated according to an application time or a change amount of the input voltage; a selection step (S04) of selecting at least a part of the operation state from the operation states displayed for detailed evaluation according to a prescribed algorithm; and a generation step (S05) of generating a new input signal changing the selected operation state.
Outline of related art and contending technology (In Japanese)


従来、半導体素子を有する電気回路や電子回路のアナログ動作解析を行う際には、SPICE(Simulation Program with Integrated Circuit Emphasis)等の回路シミュレータを使用している。この場合、シミュレーションから得られた波形データ若しくは数値データを参照して回路状態を評価している。



しかし、波形データ若しくは数値データのみから回路状態を評価するためには、熟練を要する。そこで、評価を容易にするためにシミュレーション結果を視覚化する方法が種々紹介されている(例えば、非特許文献1、2参照。)。これらの方法によれば、例えばMOS(Metal Oxide Semiconductor)トランジスタの直流特性として知られる、遮断領域、線形領域、飽和領域を視覚化できる。その結果、MOSトランジスタを含む故障のない正常回路の動作領域と故障時の動作領域とを比較して、その差の有無から故障の有無を解析することができる。
【非特許文献1】
Y.Miura,“Analysis of Analog and Mixed-Signal Circuits by an Operation-Region Model,”IEICE Trans.INF.&SYST., Vol.E85-D,No.10,pp.1551-1557 October 2002。
【非特許文献2】
Yukiya Miura and Daisuke Kato,“Analysis and Testing of Analog and Mixed-Signal Circuits by an Operation-Region Model:A Case Study of Application and Implementation,”Proc.18th IEEE Int.Symp. on Defect and Fault Tolerance in VLSI Systems,pp.279-286,November 2003。

Field of industrial application (In Japanese)


本発明は、半導体素子を有する回路の回路入力及び回路状態評価方法並びに評価装置に関する。

Scope of claims (In Japanese)
【請求項1】
 
半導体素子を有する回路の入力端子に入力信号を印加する入力ステップと、
前記半導体素子からの出力信号に基づき、前記半導体素子の動作状態を算出する算出ステップと、
前記入力信号の変化量又は印加時間に応じて算出された前記動作状態を連続的に表示する表示ステップと、
詳細評価のために、前記表示ステップにおいて表示された動作状態のうち所定の領域の動作状態を選択する選択ステップと、
前記選択された動作状態を変化させるように、前記入力ステップにおける時間当たりの電圧の増加量又は減少量よりも電圧の増加量又は減少量の少ない入力信号を生成する生成ステップと、
を備えていることを特徴とする回路入力及び回路状態評価方法。

【請求項2】
 
前記半導体素子が電界効果トランジスタであり、
前記動作状態が、前記電界効果トランジスタの遮断領域、線形領域、飽和領域からなる動作領域の何れか一つであることを特徴とする請求項1記載の回路入力及び回路状態評価方法。

【請求項3】
 
予め直流電圧又は直流電流を入力信号として印加して、前記半導体素子の動作状態を予測するDCステップを備えていることを特徴とする請求項1又は2に記載の回路入力及び回路状態評価方法。

【請求項4】
 
半導体素子を有する回路の入力端子に入力信号を印加する入力部と、
前記半導体素子からの出力信号に基づき、前記半導体素子の動作状態を算出する算出部と、
前記入力信号の変化量又は印加時間に応じて算出された前記動作状態を連続的に表示する表示部と、
詳細評価のために前記表示ステップにおいて表示された動作状態のうち所定の領域の動作状態を選択する選択部と、
前記選択された動作状態を変化させるように、前記入力部で最初に入力した入力信号の時間当たりの電圧の増加量又は減少量よりも電圧の増加量又は減少量の少ない入力信号を生成する生成部と、
を備えていることを特徴とする回路入力及び回路状態評価装置。

【請求項5】
 
コンピュータを、
半導体素子を有する回路の入力端子に入力信号を印加する入力手段と、
前記半導体素子からの出力信号に基づき、前記半導体素子の動作状態を算出する算出手段と、
前記入力信号の変化量又は印加時間に応じて算出された前記動作状態を連続的に表示する表示手段と、
詳細評価のために前記表示ステップにおいて表示された動作状態のうち所定の領域の動作状態を選択する選択手段と、
連続的に表示された前記動作状態から選択された少なくとも一部の動作状態を変化させるように、前記入力手段で最初に入力した入力信号における時間当たりの電圧の増加量又は減少量よりも電圧の増加量又は減少量の少ない新たな入力信号を生成する生成手段と、
として機能させることを特徴とする回路入力及び回路状態評価プログラム。
IPC(International Patent Classification)
F-term
Drawing

※Click image to enlarge.

JP2008317927thum.jpg
State of application right Registered
(In Japanese)ライセンスをご希望の方、特許の内容に興味を持たれた方は、下記「問合せ先」までお問い合わせください。


PAGE TOP

close
close
close
close
close
close
close