Top > Quick Search > Search Technology seeds > WIRING STRUCTURE OF THREE-DIMENSIONAL INTEGRATED ELECTRICAL CIRCUIT AND LAYOUT METHOD THEREFOR

WIRING STRUCTURE OF THREE-DIMENSIONAL INTEGRATED ELECTRICAL CIRCUIT AND LAYOUT METHOD THEREFOR

Seeds code S120007634
Posted date Jan 4, 2012
Researchers
  • (In Japanese)鯉渕 道紘
  • (In Japanese)松谷 宏紀
Name of technology WIRING STRUCTURE OF THREE-DIMENSIONAL INTEGRATED ELECTRICAL CIRCUIT AND LAYOUT METHOD THEREFOR
Technology summary (In Japanese)3次元配線に適用するトポロジであるFat Treeについて説明する。Fat TreeはH-Treeにおけるツリー構造を多重化したものであるが、ルータの上向きリンク数p、下向きリンク数q、コアの上向きリンク数cの組み合わせがあり、これを(p,q,c)で表わす。Fat Treeは(2,4,2)Fat Treeと表わされる。H-Treeに比して多重化した上位ツリーにより経路分散が可能で、トラフィックの集中が緩和される。既存のNoCへの適応例としてはSPINなどがある。これまで、ツリー型トポロジは、上位のルータ付近のリンクの長さが長くなるため配線遅延の点で不利である、すなわち、Fat Treeでは最上位リンクの配線長が長くなり、このため、リンクの配線長が均一なグリッド型トポロジに比べて、配線遅延やリピータ数、消費電力の点で不利となると考えられてきたが、我々の検討結果、3次元化によってこの弱点を克服できることが分かった。Fat TreeおよびFat H-Treeトポロジを用いて3次元NoCに適した配線構造を提案した。
Drawing

※Click image to enlarge.

thum_2007-123980.gif
Research field
  • General
Seeds that can be deployed (In Japanese)複数のモジュール間を接続する集積電気回路の配線構造において、適正なツリー型トポロジで3次元構造を実現することにより、2次元配線構造に比して、ネットワークの高い性能及びハードウェアの量と機能を維持しつつ、配線長を低減し、モジュール間の通信遅延を低減する三次元集積電気回路の配線構造及びそのレイアウト方法を提供する。
制御系配線についても配線長を低減し、モジュール間の通信遅延を低減できる。また、垂直方向配線の配線長を低減でき、モジュール間の通信遅延を低減できる。さらに、電気回路モジュールを2次元平面内に無駄なく配置でき、また3次元の配線構造の設計も効率化できる。
Usage Use field (In Japanese)電気回路、三次元集積電気回路
Application patent   patent IPC(International Patent Classification)
( 1 ) (In Japanese)大学共同利用機関法人情報・システム研究機構, . (In Japanese)鯉渕 道紘, 松谷 宏紀, . WIRING STRUCTURE OF THREE-DIMENSIONAL INTEGRATED ELECTRICAL CIRCUIT AND LAYOUT METHOD THEREFOR. P2008-282108A. Nov 20, 2008
  • G06F  17/50     
  • H01L  21/82     

PAGE TOP