Top > Search Technology seeds > (In Japanese)変換回路、アナログディジタル変換器、およびアナログ信号に対応したディジタル信号を生成する方法

(In Japanese)変換回路、アナログディジタル変換器、およびアナログ信号に対応したディジタル信号を生成する方法

Seeds code S120008124
Posted date Jan 19, 2012
Researchers
  • (In Japanese)川人 祥二
Name of technology (In Japanese)変換回路、アナログディジタル変換器、およびアナログ信号に対応したディジタル信号を生成する方法
Technology summary (In Japanese)アナログ信号Viに応じた電荷を第1及び第2のキャパシタ25、27の各々に蓄積する。アナログ信号Viに対応したディジタル値(例えばD1、D0)を有するディジタル信号VDIGNを生成する。第2のキャパシタ27を演算増幅回路21の出力21cと反転入力21aとの間に接続すると共に、ディジタル信号VDIGNに応じたアナログ信号VD/Aを第1のキャパシタ端25aに供給して、第1の変換値VOUT1を演算増幅回路21の出力21cに生成する。第1及び第3のキャパシタ25、27を演算増幅回路21の出力21cと反転入力21aとの間に接続すると共に、第2のキャパシタ端27aにアナログ信号VD/Aを供給して、第2の変換値VOUT2を演算増幅回路21の出力21cに生成する。
Drawing

※Click image to enlarge.

thum_2008-520635.GIF
Research field
  • AD/DA conversion circuits
Seeds that can be deployed (In Japanese)パイプライン型のアナログディジタル変換器では、ステージ毎にスイッチトキャパシタ回路を含む乗算型D/A変換器が用いられる。これらのアナログディジタル変換器はキャパシタを含んでおり、そのキャパシタには不可避的にミスマッチが存在するため、それをキャンセルする必要がある。そこで、その補償を考慮した変換回路を提供する。
最小1.5クロック動作でキャパシタのミスマッチを補償することが可能なアナログディジタル変換器のための変換回路、また、その変換回路を含むアナログディジタル変換器を実現できる。さらに、最小1.5クロック動作でキャパシタのミスマッチを補償して、アナログ信号に対応したディジタル信号を生成する方法を実現できる。
Usage Use field (In Japanese)アナログディジタル変換器
Application patent   patent IPC(International Patent Classification)
( 1 ) (In Japanese)国立大学法人静岡大学, . (In Japanese)川人 祥二, . (In Japanese)変換回路、アナログディジタル変換器、およびアナログ信号に対応したディジタル信号を生成する方法. . Oct 29, 2009
  • H03M   1/14     

PAGE TOP