Top > Quick Search > Search Technology seeds > CACHE MEMORY AND METHOD FOR REDUCING POWER FOR CACHE MEMORY

CACHE MEMORY AND METHOD FOR REDUCING POWER FOR CACHE MEMORY

Seeds code S120008327
Posted date Jan 24, 2012
Researchers
  • (In Japanese)佐藤 寿倫
Name of technology CACHE MEMORY AND METHOD FOR REDUCING POWER FOR CACHE MEMORY
Technology summary (In Japanese)ループキャッシュ20が命令を供給する場合には、リーク電流制御信号61は、ループキャッシュ20のMOSトランジスタの閾値電圧を所定の第2の電圧に設定し、リーク電流制御信号62は、L1キャッシュ30のMOSトランジスタの閾値電圧を第2の電圧よりも高い所定の第1の電圧に改定し、さらに、リーク電流制御信号63は、分岐予測器70のMOSトランジスタの閾値電圧を第1の電圧に設定する。その結果、L1キャッシュ30及び分岐予測器70におけるリーク電流が抑制される。加えて、リーク電流制御信号63は、分岐予測器70の参照、更新を停止するように設定し、分岐予測器70における充放電による電力消費が削減される。一方、L1キャッシュ30が命令を供給する場合には、リーク電流制御信号61は、ループキャッシュ20のMOSトランジスタの閾値電圧を第1の電圧に設定し、リーク電流制御信号62は、L1キャッシュ30のMOSトランジスタの閾値電圧を第2の電圧に設定し、リーク電流制御信号63は、分岐予測器70のMOSトランジスタの閾値電圧を第2の電圧に設定し、ループキャッシュ20のリーク電流を抑制する。
Drawing

※Click image to enlarge.

thum_2003-118596.gif
Research field
  • Memory systems
Seeds that can be deployed (In Japanese)キャッシュメモリの、動作の高速性の維持と、リーク電流による電力消費の削減とを実現する。
キャッシュメモリの領域を、高速動作可能な領域とリーク電流抑制可能な領域とに分割し、繰り返し参照されると予想されるデータを高速動作可能な領域に配置することで、その高速動作を維持でき、また、リーク電流による電力消費を削減可能にしたキャッシュメモリを提供する。
Usage Use field (In Japanese)計算機記憶装置、マイクロプロセッサ、アレイプロセッサ、画像処理プロセッサ、高速LSI
Application patent   patent IPC(International Patent Classification)
( 1 ) (In Japanese)国立大学法人九州工業大学, . (In Japanese)佐藤 寿倫, . CACHE MEMORY AND METHOD FOR REDUCING POWER FOR CACHE MEMORY. P2004-326330A. Nov 18, 2004
  • G06F  12/08     
  • G11C  11/41     
  • G06F   9/32     
  • G06F   9/38     

PAGE TOP