Top > Search Technology seeds > SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE

SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE

Seeds code S130011528
Posted date Jun 7, 2013
Researchers
  • (In Japanese)梶川 靖友
Name of technology SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE
Technology summary (In Japanese)ガラス1またはプラスチックまたはステンレス基板のような非結晶質または多結晶基板1上に、基板の温度を300℃以下とし、成長膜へのガリウム(Ga)、アンチモン(Sb)、及びヒ素(As)原子のそれぞれの供給量JGa,JSb,及びJAsを、JSb<JGa<JAs+JSbを満たすような値として、Ga,Sb,及びAs原子を同時供給して真空蒸着により成膜して、Sb組成yが0.5<y<1を満たすp形GaSbyAs1-y多結晶薄膜6を形成する。これを、半導体装置のp形層に用いるようにしたので、p形半導体多結晶薄膜が得られる。
Drawing

※Click image to enlarge.

thum_2010-032977.gif
Research field
  • Techniques and equipment of thin film deposition
  • Manufacturing technology of solid‐state devices
Seeds that can be deployed (In Japanese)薄膜トランジスタ用半導体層の材料として、高い正孔移動度を示すp形半導体多結晶薄膜を、かつ、低い成膜温度でのプラスチック基板上への成膜をも行うことのできるp形半導体多結晶薄膜を提供する。
薄膜トランジスタ(TFT)用材料として十分高い10cm2/Vs程度以上の正孔移動度を示すp形半導体多結晶薄膜が得られる。しかも、その成膜は、300℃以下の低い基板温度で行うので、プラスチック基板上への成膜をも行うことができる。
Usage Use field (In Japanese)絶縁ゲート形電界効果薄膜トランジスタ、接合ゲート形電界効果薄膜トランジスタ、ヘテロ接合バイポーラトランジスタ
Application patent   patent IPC(International Patent Classification)
( 1 ) (In Japanese)国立大学法人島根大学, . (In Japanese)梶川 靖友, . SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE. P2011-171456A. Sep 1, 2011
  • H01L  21/203    
  • H01L  29/786    
  • H01L  27/098    
  • H01L  29/808    
  • H01L  21/337    
  • H01L  21/331    
  • H01L  29/737    
  • H01L  29/201    
  • H01L  21/336    

PAGE TOP