Top > Search Technology seeds > CMOS MAJORITY CIRCUIT

CMOS MAJORITY CIRCUIT

Seeds code S100001627
Posted date Oct 4, 2010
Researchers
  • (In Japanese)中島 康治
  • (In Japanese)佐藤 茂雄
Name of technology CMOS MAJORITY CIRCUIT
Technology summary (In Japanese)2値信号検出部14のノードの電位の変化に応じて複数の2値信号の多数決出力である2値出力を生成する出力回路(C部)15、及び各電流制御MOSトランジスタのゲートを制御するバイアス回路13等を設ける。即ち、電位VMに応じて多数決出力を発生するインバータ回路であるC部15を設ける。かかるC部15において、第6のpMOSトランジスタ10のドレインと第5のnMOSトランジスタ11のドレインの結合点を出力Voutに接続し、多数決の結果を2値信号により出力する。また、C部15のCMOSインバータの反転閾値電圧と同じ電圧を発生するバイアス回路(A部)13を設ける。かかるA部13において、A部13を構成するトランジスタは対応するC部15を構成する各トランジスタと実質的に同じ形状及び不純物濃度分布を有し、Vrefに発生する電圧がC部インバータの反転閾値電圧と同じ電圧となるように制御する。
Drawing

※Click image to enlarge.

thum_2000-038280.gif
Research field
  • Electronic circuits in general
  • Transistors
Seeds that can be deployed (In Japanese)通信用LSI、ニューロチップ、フォールトトレラントシステム等に好適に利用可能な、高速かつ小面積の集積化された大きなファンインを実現する多数決回路を提供する。
2値信号検出部のノードの電位の変化に応じて複数の2値信号の多数決出力である2値出力を生成する出力回路、及び各電流制御MOSトランジスタのゲートを制御するバイアス回路等を設けることにより、小面積、高速性及び大きなファンインを実現することができる。
Usage Use field (In Japanese)通信用LSI、ニューロチップ
Application patent   patent IPC(International Patent Classification)
( 1 ) (In Japanese)学校法人東北大学, . (In Japanese)中島 康治, 佐藤 茂雄, . CMOS MAJORITY CIRCUIT. P2001-230665A. Aug 24, 2001
  • H03K  19/23     

PAGE TOP