Top > Quick Search > Search Technology seeds > TWO-STAGE A/D CONVERTER FOR IMAGE SENSOR

TWO-STAGE A/D CONVERTER FOR IMAGE SENSOR

Seeds code S100001919
Posted date Oct 6, 2010
Researchers
  • (In Japanese)川人 祥二
Name of technology TWO-STAGE A/D CONVERTER FOR IMAGE SENSOR
Technology summary (In Japanese)イメージセンサのカラムにおいてアレイ状に並べた、ノイズキャンセル、信号増幅ととともにN-bitのこのように、A/D変換を行う要素回路を並列に動作させる。そのアナログ残差を水平走査し、その出力に対してM-bitのA/D変換を行うことで、N+M-bitのA/D変換を行うものである。最初のN-bitのA/D変換したアナログ残差を増幅したものに対して、第2のM-bitのA/D変換を行うので、M-bitA/D変換として10bit程度の高分解能でA/D変換が行えるため、第1段のN-bitA/D変換として3bitあるいは4bitとすれば、13bit~14bitといった極めて高い分解能のA/D変換も可能であり、広いダイナミックレンジのディジタル出力イメージセンサが実現可能である。また、イメージセンサ用A/D変換器として、A/D変換の機能の一部を、カラムのノイズキャンセル回路を用いて行い、かつ同時に増幅を行うことで、高シグナルノイズ比(SNR)化を図りながら、その後のA/D変換部とあわせて高分解能のA/D変換を実現できる。
Drawing

※Click image to enlarge.

thum_2003-093386.gif
Research field
  • AD/DA conversion circuits
  • Photodetectors
Seeds that can be deployed (In Japanese)、A/D変換の機能の一部を、カラムのノイズキャンセル回路を用いて行い、かつ同時に増幅を行うことで、高シグナルノイズ比(SNR)化を図りながら、その後のA/D変換部とあわせて高分解能のA/D変換を実現するものであり、高感度で広ダイナミックレンジのディジタルイメージセンサを実現する。
最初のN-bitのA/D変換したアナログ残差を増幅したものに対して、第2のM-bitのA/D変換を行うので、極めて高い分解能のA/D変換が可能である。また、A/D変換の機能の一部を、カラムのノイズキャンセル回路を用いて行い、かつ同時に増幅を行うことで、高シグナルノイズ比(SNR)化を図りながら、その後のA/D変換部とあわせて高分解能のA/D変換を実現できる。
Usage Use field (In Japanese)CMOSイメージセンサ
Application patent   patent IPC(International Patent Classification)
( 1 ) (In Japanese)国立大学法人静岡大学, . (In Japanese)川人 祥二, . TWO-STAGE A/D CONVERTER FOR IMAGE SENSOR. P2004-304413A. Oct 28, 2004
  • H03M   1/34     
  • H03M   1/08     
  • H04N   5/335    

PAGE TOP